Estudio y optimización de herramientas numéricas para simulación de dispositivos semiconductores

  1. Espiñeira Deus, Gabriel
Supervised by:
  1. Antonio García Loureiro Director
  2. Natalia Seoane Iglesias Director

Defence university: Universidade de Santiago de Compostela

Year of defence: 2023

Committee:
  1. Marc Porti Pujal Chair
  2. Enrique Comesaña Figueroa Secretary
  3. Cristina Medina Bailón Committee member
Department:
  1. Department of Electronics and Computing

Type: Thesis

Teseo: 760756 DIALNET

Abstract

Desde la revolución del transistor la industria de la electrónica ha sido capaz de aumentar el rendimiento de los dispositivos a costa de reducir sus dimensiones hasta los nanómetros. Sin embargo, este escalado tan agresivo ha originado diversas dificultades asociadas a los procesos de fabricación. Utilizando diseño asistido por ordenador se pueden modelar los efectos indeseados derivados del escalado con simuladores numéricos muy costosos computacionalmente. El trabajo presentado en esta tesis se ha centrado en: i) el diseño de nuevas herramientas que ayuden a describir de manera más precisa el comportamiento de estos dispositivos ultraescalados, ii) la mejora de la eficiencia de las herramientas de simulación y iii) su aplicación en estudios de variabilidad.